脉冲边沿检测(Verilog)

脉冲边沿检测(Verilog

     在很多时候都要对输 入脉冲进行边沿检测,如PS/2时 序,ps2_data数据在ps2_clk时钟下降沿接收。

 

边沿检测Verilog程序代码:

module DetecEdge(clk,ps2_clk,rst_n,pos_ps2_clk,neg_ps2_clk);

 

input clk;             //输入时钟

input ps2_clk;         //输入要检测边沿的脉冲

input rst_n;           //复位信号

 

output pos_ps2_clk;    //上升沿标志位

output neg_ps2_clk;    //下降沿标志位

 

reg ps2_clk_r0,ps2_clk_r1,ps2_clk_r2;   //ps2_clk状态寄存器

 

always@(posedge clk or negedge rst_n)

    if(!rst_n)

            begin

                  ps2_clk_r0<=1\’b0;

                      ps2_clk_r1<=1\’b0;

                      ps2_clk_r2<=1\’b0;

                end

         else                               //锁存状态

            begin

                  ps2_clk_r0<=ps2_clk;

                      ps2_clk_r1<=ps2_clk_r0;

                      ps2_clk_r2<=ps2_clk_r1;

                end

 

assign pos_ps2_clk=(~ps2_clk_r2)&ps2_clk_r1;    //上升沿检测

assign neg_ps2_clk=ps2_clk_r2&(~ps2_clk_r1);       //下降沿检测 

               

endmodule

 

布线布局后仿真波形如下图

 

点击看大图 

 

可以注意到其中的移位寄存器用了非阻塞赋值(<=)

ps2_clk_r0<=ps2_clk;

ps2_clk_r1<=ps2_clk_r0;

ps2_clk_r2<=ps2_clk_r1;

如果用阻塞赋值的话,综合的时候会把其中两个寄存器去点,用阻 塞赋值(=)

ps2_clk_r0=ps2_clk;

ps2_clk_r1=ps2_clk_r0;

ps2_clk_r2=ps2_clk_r1;

 

会出来这样的警告:

WARNING:Xst:646 – Signal <ps2_clk_r0> is assigned but never used.

    Register <ps2_clk_r2> equivalent to <ps2_clk_r1> has been removed

    Found 1-bit register for signal <ps2_clk_r1>.

 

WARNING:Xst:2677 – Node <ps2_clk_r1> of sequential type is unconnected in block <DetecEdge>.

 

点击看大图 

 

RTL可以看到,只剩ps2_clk_r1一个D触发器。

 

点击看大图  

    

        上图是非阻塞赋值 综合后的RTL, 可以看出,有三个D触发器 做移位寄存器。通过移位,对边沿进行检测。

 

 

代码还有一种写法:

module DetecEdge(clk,ps2_clk,pos_ps2_clk,neg_ps2_clk);

 

input clk;              //输入时钟

input ps2_clk;         //输入要检测边沿的脉冲

 

output pos_ps2_clk;    //上升沿标志位

output neg_ps2_clk;    //下降沿标志位

 

reg [2:0] ps2_clkr;   //用一个fifo来采样ps2_clk信号;

 

always @(posedge clk)

        ps2_clkr <= {ps2_clkr[1:0], ps2_clk};

 

wire pos_ps2_clk = (ps2_clkr[2:1]==2\’b01); // now we can detect ps2_clk rising edges

wire neg_ps2_clk = (ps2_clkr[2:1]==2\’b10); // and falling edges

 

endmodule

 

布线布局后仿真波形和之前程序的仿真波形一样

点击看大图

 

 

版权声明:本文为FPGA_DSP原创文章,遵循 CC 4.0 BY-SA 版权协议,转载请附上原文出处链接和本声明。
本文链接:https://www.cnblogs.com/FPGA_DSP/archive/2010/01/06/1640158.html