锁存器(Latch)和触发器(Flip-flop)——《电子技术基础(数字部分)》读书笔记(三)

  大多数数字系统中,除了需要具有逻辑运算和算术运算功能的组合逻辑电路外,还需要具有储存功能的电路,组合逻辑电路和储存电路相结合可构成时序逻辑电路,Lacth & Flip-flop就是实现储存功能的两种逻辑单元电路。

  锁存器是对电平敏感的电路,它们在一定电平作用下改变状态。基本SR锁存器由输入信号电平直接控制其状态,传输门控或逻辑门控锁存器在使能电平作用下由输入信号决定其状态。在使能信号作用期间,门控锁存器输出跟随输入信号变化而变化。

  触发器则是对时钟脉冲边沿敏感的电路,根据不同的电路结构,它们在时钟脉冲的上升沿或下降沿作用下改变状态。目前流行的触发器电路主要有主从维持阻塞利用传输延迟等几种结构,它们的工作原理个不相同。

  触发器按逻辑功能分类有D触发器JK触发器T触发器SR触发器。它们的功能可用特性表特性方程状态图来描述。触发器的电路结构与逻辑功能没有必然联系。例如JK触发器既有主从结构也有维持阻塞或利用传输延迟结构。每一种逻辑功能的触发器都可以通过增加门电路和适当的外部连线转换为其它功能的触发器。

  

  之所以能够有记忆功能能够存储信息,最主要的就是它把输出有反馈到了输入,形成了反馈这样它就能保持稳定。这使得Lacth & Flip-flop与组合逻辑电路的分析有了很大的不同,当然Latch & Flip-flop本来就只有这么几种,记住就行。不需要自己去创新。

 

  从最基本的用两个或非门构成的SR锁存器到在前面加上两个与门和一个使能端E逻辑门控SR锁存器,这样就可以实现多个锁存器同步进行数据锁存。但是SR锁存器有个很不好的地方就是当SR同时为1的时候,它会出现不确定状态,解决这个问题其实也很简单在逻辑门SR锁存器的S和R之间串上一个非门这样S和R永远都不会一样,当然同时为0的状态时有使能端E决定的,这个就是D锁存器,当E为1时,输出Q = D;当E为0时,输出Q保持之前的状态不变。再讲了传输门门控D锁存器,大致工作原理是当E为1的时候,放输入信号进来,当E为0时,锁存前一时刻(E=1时)的数据,后来就提出了在时序图中的几个基本概念:建立时间(Tsu)、保持时间(Th)、脉冲宽度(Tw)和传输延迟时间()。

 

  触发器的电路结构就不仔细分析了,关键是看看几种触发器的逻辑功能,触发器在每次时钟脉冲触发沿到来之前的状态称为现态,而在此之后的状态称为次态。所谓触发器的逻辑功能,是指次态现态输入信号之间的逻辑关系。

  D触发器功能比较简单,输出Q的值直接等于输入D就行。JK触发器由特性表,特性方程或状态图都可以看出,当J=1,K=0时,触发器的下一个状态被置1;当J=0,K=1时,将被置0;当J=K=0时,触发器状态保持不变;当J=K=1时,触发器翻转。在所有类型的触发器中JK触发器具有最强的逻辑功能,它能执行置1、置0、保持和翻转四种操作,并可以简单的附加电路转换为其他功能的触发器,因此在数字电路中被广泛应用。在某些场合,需要对计数功能进行控制,当控制信号T=1时,每来一个CP脉冲,它的状态翻转一次;而当T=0时,则不对CP信号做出响应而保持状态不变。这就是T触发器。其实T触发器很简单就是把JK触发器的JK两端接在了一起。仅有置位复位功能的触发器称为SR触发器,并且还有约束条件SR=0

  各种触发器之间是可以很轻松的相互转换的,要会灵活应用。

版权声明:本文为zxl2431原创文章,遵循 CC 4.0 BY-SA 版权协议,转载请附上原文出处链接和本声明。
本文链接:https://www.cnblogs.com/zxl2431/archive/2010/09/22/1833185.html