定义:

  能够存储1位二值信号的基本单元电路统称为触发器(FF)

(根据触发器存储数据的原理不同,分静态触发器和动态触发器。静态触发器是靠电路状态的自锁存储数据。而动态触发器是通过在MOS管栅极输入电容上存储电荷来存储数据的。例如,输入电容上存有电荷为0状态,没有存电荷为1状态)

SR锁存器–各种触发器的基本构成部分

SR锁存器

或非门形式                    与非门形式

 

 

 S–置位,R–复位

SR触发器(SR信号加上了时钟控制)(与非门为例)

 

 电平触发方式的动作特点

  1.只有当clk为1时,触发器才能接收信号,并按照输入跳变

  2.clk为1的全部时间内,SR的变化都会引起输入的变化(抗干扰能力弱?)

D触发器

 

脉冲触发的触发器

1.SR主从脉冲触发器

 

 高电平时钟信号穿过主触发器,低时钟信号穿过从触发器,边沿触发??

2.D触发器(类似)

主从触发器的动态特性

  1.建立时间

    个人理解:以主触发器中,clk信号到达时,要求二级与门信号已经到达

  2.保持时间

    个人理解:CLK下降时间内SR不能发生变化,也就是说数据保持时间应长于CLK的下降时间

 

版权声明:本文为xzp-006原创文章,遵循 CC 4.0 BY-SA 版权协议,转载请附上原文出处链接和本声明。
本文链接:https://www.cnblogs.com/xzp-006/p/11552909.html